Microprocessor Forum 2002: подробности о VIA Nehemiah и его потомках

На конференции Microprocessor Forum (MPF) 2002 был заслушан подробный доклад представителей компании Centaur Technology, входящей в VIA Technologies. Позавчера мы уже рассказывали о примерных планах VIA по дальнейшему выпуску своих процессоров. Однако, на MPF 2002 были представлены более подробные роадмэпы, на которых стоит остановиться дополнительно. Microprocessor Forum 2002: подробности о VIA Nehemiah и его потомках

На конференции фактически впервые были представлены технологические подробности о процессорном ядре Nehemiah (или C5XL), образцы которого с тактовой частотой 1 ГГц ожидаются ближе к концу года. В 2003 году VIA планирует поднять тактовую частоту чипа до 1,4 – 1,5 ГГц. На конференции компания продемонстрировала работающую платформу на основе чипсета VIA CLE266 и процессора C5XL с тактовой частотой 1,13 ГГц. Microprocessor Forum 2002: подробности о VIA Nehemiah и его потомках

Представители компании также подробнее остановились на планах дальнейшего развития линейки своих процессоров. Теперь, на конец 2003 – начало 2004 года компанией запланирован выпуск производительной версии ядра C5X - C5Z, с тактовой частотой порядка 2 ГГц, 22-стадийным конвейером, поддержкой набора инструкций SSE2, размером кристалла 80 мм² и нормами 0,13 мкм техпроцесса; для low-end рынка будет производиться экономичная версия ядра C5X - C5XP, плюс, версия C5Y с новой производительной шиной. На 2004 год запланирован выпуск интегрированных версий чипов C5XL и C5Z, в более далеких планах уже маячит загадочный чип с расплывчатым названием CN (вероятно, на место буквы "N" со временем станет очередная цифра), о котором известно лишь то, что это будет совершенно новая архитектура.

Новое процессорное ядро Nehemiah (C5XL) не является чем-то сверхновым, оно выполнено на основе уже известной по нынешним чипам C3 (C5N и Ezra-T) архитектуры. Впрочем, изменения в ядре произошли все же значительные: количество стадий конвейера увеличено с 12 до 17, добавлена поддержка набора инструкций SSE, блок вычислений с плавающей запятой (x87), работающий в нынешних процессорах C3 на половинной частоте, теперь будет трудиться в полночастотном режиме. Словом, та же архитектура, но в отшлифованном, доведенном до ума виде.

По данным представителей компании, процессорное ядро C5XL будет содержать на 32% большее число транзисторов, чем нынешнее C5N, однако, размер кристалла уменьшится с 56 мм² до 52 мм². VIA рассчитывает, что себестоимость производства нового ядра если не будет ниже, то, по крайней мере, останется на прежнем уровне.

  C5N C5XL C5Z
Тактовая частота 1,1 ГГц (?) 1,4 - 1,5 ГГц > 2 ГГц
Ядро, кв. мм 56 52 60
Кэш инструкций L1 64 Кб 64 Кб 64 Кб
Кэш данных L1 64 Кб 64 Кб 64 Кб
Кэш L2 64 Кб 64 Кб 64 Кб
Стадий конвейера 12 17 22
Инструкции MMX / 3DNow! MMX / SSE MMX / SSE / SSE2
Технология энергосбережения LongHaul LongHaul LongHaul
Техпроцесс 0,13 мкм
Соединения Медь
Кол-во транзисторов 15, 5 млн. 20, 5 млн. -

17 октября 2002 в 10:31

Автор:

Все новости за сегодня

Календарь

октябрь
Пн
Вт
Ср
Чт
Пт
Сб
Вс