Компании Renesas Technology и Hitachi сообщили о разработке ядра 32-битного RISC-процессора, SH-2A, предназначенного для использования в системах, обрабатывающих данные в реальном масштабе времени в составе как одночиповых контроллеров, так и систем на чипе.
От своего предшественника, SH-2 (линейка SuperH) SH-2A отличается повышенной производительностью: если тактовая частота первого составляла 50-80 МГц, то новая модель имеет тактовую частоту 200 МГц и вычислительную мощность 400 MFLOPS (360 MIPS). Вычислительная мощность SH-2 составляет 104 MIPS при тактовой частоте 80 МГц. За счет использования суперскалярной архитектуры, вычислительная мощность на 1 МГц у нового ядра увеличена по сравнению с предыдущей моделью в 1,4 раза, другими словами, при одинаковой тактовой частоте производительность нового ядра повышена на 40%.
Следующим отличием двух моделей является расширение набора инструкций – к предыдущему набору 16-битных инструкций добавлены 32-битные инструкции и новые режимы адресации, таким образом, SH-2A поддерживает 112 инструкций, из которых 21 инструкция используется для работы с числами с плавающей точкой.